Procesamiento Digital de Señales en FPGA para Análisis de Alta Velocidad en Entornos Industriales

Mostrar el registro sencillo del ítem

dc.contributor.author Lizárraga, Enrique Mariano
dc.contributor.author Gallina, Sergio Hilario
dc.contributor.author Contreras, Juan
dc.contributor.author Peretti, Gastón
dc.coverage.temporal ARG es
dc.date.accessioned 2024-02-26T19:39:13Z
dc.date.available 2024-02-26T19:39:13Z
dc.date.issued 2010
dc.identifier.uri https://riaa-tecno.unca.edu.ar/handle/123456789/949
dc.description Lizárraga, Enrique Mariano. Universidad Nacional de Catamarca. Facultad de Tecnología y Ciencias Aplicadas. Laboratorio de Tratamiento de Señales. Catamarca; Argentina. es
dc.description Gallina, Sergio Hilario. Universidad Nacional de Catamarca. Facultad de Tecnología y Ciencias Aplicadas. Laboratorio de Tratamiento de Señales. Catamarca; Argentina. es
dc.description Contreras, Juan. Universidad Nacional de Catamarca. Facultad de Tecnología y Ciencias Aplicadas. Laboratorio de Tratamiento de Señales. Catamarca; Argentina. es
dc.description Peretti, Gastón. Universidad Tecnológica Nacional. Facultad Regional Villa María. Córdoba; Argentina. es
dc.description.abstract Este trabajo propone un sistema de procesamiento de información en alta velocidad cuyo diseño está distribuido entre partes de software, hardware y firmware, buscando mostrar la utilidad de incluir sistemas basados en FPGA (Field Programmable Gate Array) en aplicaciones industriales donde se requiera un procesamiento rápido, por ejemplo para el procesamiento digital de señales (Digital Signal Processing, DSP). Así se muestra que el procesamiento realizado en la FPGA puede ser complementado con un tratamiento en una PC, en la que se puede aprovechar la potencia y funcionalidades especiales de herramientas de software estándar tales como Matlab®. El vínculo entre las plataformas en este caso se basa en una comunicación Ethernet que se implementa en la FPGA mediante una descripción VHDL de uso libre que se ha desarrollado para este trabajo. Para la conexión física se ha construido una interfaz de adaptación entre puertos de E/S de la FPGA y un puerto Ethernet. Finalmente, en la PC se administra la comunicación mediante una conexión Ethernet/IP/UDP convencional, lo que da versatilidad al diseño dado que permite independizarse del lenguaje de programación y ser aprovechado en otras aplicaciones específicas. Se presenta un caso de estudio para el cual se utiliza un algoritmo basado en el cálculo de la transformada de Fourier (Fast Fourier Transformation, FFT) para la determinación de la velocidad de giro de un motor eléctrico a partir de señales vibratorias captadas. es
dc.language spa es
dc.rights Acceso Abierto es
dc.rights.uri https://creativecommons.org/licenses/by-nc-sa/4.0/deed.es es
dc.source XVII Congreso Internacional de Ingeniería Eléctrica, Electrónica y Sistemas (INTERCON 2010) es
dc.subject FPGA es
dc.subject DSP es
dc.subject Ethernet es
dc.subject FFT es
dc.title Procesamiento Digital de Señales en FPGA para Análisis de Alta Velocidad en Entornos Industriales es
dc.type Documento de Conferencia es
dc.type.version Aceptado es
dc.type.oa conferenceObject es


Ficheros en el ítem

Este ítem aparece en la(s) siguiente(s) colección(nes)

Mostrar el registro sencillo del ítem

Acceso Abierto Excepto si se señala otra cosa, la licencia del ítem se describe como Acceso Abierto